Conception d'un émetteur-récepteur de bande de base digital pour les architectures de réseau sur puce sans fil

Type de soutenance
Thèse
Date de début
Date de fin
Lieu
Webminaire
Orateur
Joel ORTIZ-SOSA (CAIRN)
Département principal
Sujet
Le   parallélisme   massif   dans   les applications  émergentes  de  calcul  haute  performance  (HPC)  nécessite  l'utilisation  des  architectures   multi-cœur   reposant   sur   un   système  d'interconnexion  efficace.  Les  technologies d'interconnexion sans fil sur un réseau sur puce  (WiNoC)  offrent  une  solution  prometteuse pour  ces  architectures,  permettant  principalement des liaisons efficaces et prenant en charge de façon naturelle les communications broadcast and  multicast.  Cette  thèse  se  concentre  sur  la couche  physique  des  WiNoC,  en  particulier  sur la conception d'un émetteur-récepteur numérique capable  de  fournir  le  meilleur  compromis  entre performances  et  efficacité  énergétique.  Afin  de concevoir l'émetteur-récepteur numérique le plus approprié, nous avons tout d'abord étudié la dégradation des canaux en prenant en considération les phénomènes parasites courants appartenant à n'importe quel canal sans fil, contrairement au modèle idéal utilisé par la littérature sur les WiNoC. Par la suite, nous avons proposé une première solution capable de fournir une résilience aux interférences de canal, offrant également un accès à plusieurs canaux. Cette conception a ensuite été modifiée pour pouvoir s’adapter aux modèles  de  trafic  de  NoC existants.  De  plus,  afin de fournir une communication à haut débit sans compromis significatif sur le plan énergétique, un émetteur-récepteur  haute  vitesse  basé  sur  une architecture multi-porteuses a été proposé, surmontant les limites des émetteurs-récepteurs monoporteuses  classiques  en  WiNoC.  Finalement, un  simulateur  de  réseau  a  été  développé  pour calculer le pourcentage d'utilisation des liaisons sans fil en fonction de la configuration et du placement de l'interface sans fil. Ce simulateur calcule également l'énergie dynamique consommée par un NoC électrique par rapport à un WiNoC utilisant plusieurs interfaces sans fil.
 
Composition du jury
- Jean-Philippe Diguet, Research Director, CNRS Lab-STICC, Lorient
- Frédéric Pétrot, Professor, Grenoble Institute of Technology, TIMA
- Daniel Chillet, Professor, Univ. Rennes, Inria/IRISA, Lannion
- Nathalie Deltimple, Associate Professor, Bordeaux INP, IMS
- Dominique Morche, Research Director, CEA Leti, Grenoble
- Olivier Romain, Professor, ENSEA Cergy-Pontoise, ETIS
- Olivier Sentieys, Professor, Univ. Rennes, Inria/IRISA, Lannion
- Christian Roland, Associate Professor, UBS, Lab-STICC, Lorient