C. Wolinski, M. Belhadj. Vers la synthèse automatique de programmes SIGNAL. Research Report Irisa, No 746, July 1993.
Download paper: Gziped Postscript
Copyright notice: This material is presented to ensure timely dissemination of scholarly and technical work. Copyright and all rights therein are retained by authors or by other copyright holders. All persons copying this information are expected to adhere to the terms and constraints invoked by each author's copyright. These works may not be reposted without the explicit permission of the copyright holder.
Dans ce papier on présente une méthode générale de synthèse d'architecture caractérisée par un contrôle réparti à partir de spécifications faites en SIGNAL. Le résultat final de la synthèse est un réseau de processeurs élémentaires assurant le traitement correspondant aux opérateurs de base du langage SIGNAL, connectés par l'intermédiaire de canaux de communication synchronisés par des événements. Chaque processeur élémentaire possède la même structure composée d'une partie asynchrone utilisant des éléments "delay-insensitivé' et une partie synchrone. La partie synchrone est destinée au traitement local tandis que la partie asynchrone assure la synchronisation des calculs. Les avantages du modèle utilisé sont : l'absence d'une horloge globale (il n'y a pas de problème de "skew"), la séparation des bus pour l'exécution en parallèle des opérations SIGNAL, la vitesse d'exécution dépendant des données (optimisation étant effectuée dynamiquement) et la génération de descriptions structurelles en VHDL
Christophe Wolinski
Mohammed Belhadj
@TechReport{wolinski93c,
Author = {Wolinski, C. and Belhadj, M.},
Title = {Vers la synthèse automatique de programmes SIGNAL},
Number = {746},
Institution = {Irisa},
Month = {July},
Year = {1993}
}
Get EndNote Reference (.ref)
This page is part the Espresso project web site.
It has been automatically generated using the bib2html program.