F. Quilleré, S. Rajopadhye, D. Wilde. Generation of Efficient Nested Loops from Polyhedra.International Journal of Parallel Programming, 28( 5), Octobre 2000.
R. Andonov, V. Poirriez, S. Rajopadhye. Efficient Dynamic Programming for the Unbounded Knapsack Problem.European Journal of Operations Research, 123( 2):394-407, Juin 2000.
E. Mémin, T. Risset. On the Study of VLSI Derivation for Optical Flow Estimation.International Journal of pattern recognition and Artificial Intelligence (IJPRAI), 14( 4):441-462, Juin 2000. (postscript)
D. Lavenier. An FPGA Systolic Array Using Pseudo Random Bit Generator for Computing Goldbach Partitions.Integration, The VLSI Journal, 30(1), 2000.
F. Quilleré, S. Rajopadhye. Optimizing Memory Usage in the Polyhedral Model.ACM Transactions on Programming Languages and Systems, 2000.
C. Djamegni, P. Quinton, R. Rajopadhye, T. Risset. Derivation of Systolic Algorithms for the Algebraic Path Problem by Recurrence Transformations.Parallel Computing, 2000.
F. Charot, V. Messé. La compilation reciblable au service de la définition interactive d'ASIP.Technique et Science Informatiques, 2000.
1999
C. Bouville, R. Barzic, F. Charot, G. Le Fol, P. Lemonnier, C. Wagner. Towards Hardware Building Blocks for Software-Only Real Time Video Processing: the MOVIE Approach.IEEE Transactions on Circuits and Systems for Video Technology, Septembre 1999.
P. Quinton. Architectures spécialisées.TSI, 1999.
1998
D. Lavenier. Speeding up genome computations with a systolic accelerator.SIAM news, 31(8):1-7, Octobre 1998.
1997
P. Guerdoux-Jamet, D. Lavenier. SAMBA: Hardware Accelerator for Biological Sequence Comparison.CABIOS, 13(6), Décembre 1997.
R. Andonov, S. Rajopadhye. Knapsack on VLSI: from Algorithm to Optimal Circuit.IEEE Transactions on Parallel and Distributed Systems, 8(6):545-561, Juin 1997.
P. Lenders, S. Rajopadhye. Multirate VLSI Arrays and their Synthesis.IEEE Transactions on Computers, 46(5):515-529, Mai 1997.
F. Charot, C. Labit, P. Lemonnier. Architectural study of a block-recursive motion estimation algorithm.Real Time Imaging, 3(2):111-128, Avril 1997.
D. Wilde, S. Rajopadhye. Memory Reuse Analysis in the Polyhedral Model.Parallel Processing Letters, 1997.
R. Andonov, S. Rajopadhye. Optimal Orthogonal Tiling of 2-D Iterations.Journal of Parallel and Distributed Computing, 1997.
S. Rubini, D. Lavenier. Les Architectures Reconfigurables.Calculateurs Parallèles, 9(1), 1997.
P. Quinton, S. Rajopadhye, T. Risset. On Manipulating Z-polyhedra using a Canonical Representation.Parallel Processing Letters, 1997.
F. Charot, G. Le Fol, C. Wagner. Approche de conception du processeur vidéo programmable MOVIE.Traitement du signal, 14(6), 1997.
1996
D. Lavenier. Dedicated Hardware for Biological Sequence Comparison.Journal of Universal Computer Science, 2(2):77-86, Février 1996.
R. McConnell, D. Lavenier. Prototyping of VLSI Component from a Formal Verification.Journal of VLSI Signal Processing, 12(1):1-10, 1996.
P. Guerdoux-Jamet, J.L. Risler. Searching for a family to orphan sequences with SAMBA, a parallel hardware dedicated to biological applications.Biochimie, 78, 1996.
1995
É. Memin, F. Heitz, F. Charot. Efficient parallel non-linear multigrid relaxation algorithms for low-level vision applications.Journal of Parallel and Distributed Computing, 29(1):96-103, Août 1995.
M. Vieillot. Synthèse de programmes Gamma en logique reconfigurable.Technique et science informatiques, 14(5):557-583, Mai 1995.
D. Lavenier, F. Raimbault, P. Frison. I/O and Computation Overlap on SIMD Systolic Arrays.Journal of VLSI Signal Processing, 9(3), Avril 1995.
L. Audoire, J.J. Codani, D. Lavenier, P. Quinton. Machines spécialisées pour la comparaison de séquences biologiques.Technique et science informatiques, 14(1):9-22, Janvier 1995.
R. Andonov, P. Quinton, S. Rajopadhye, D. Wilde. A shift register based systolic array for the general knapsack problem.Parallel Processing Letters, 1995.
1994
R. McConnell, B. Menezes. Evaluation of task allocation in mesh-based multicomputers using genetic, neural, and traditional algorithms.International Journal on Artificial Intelligence Tools, 3(1):47-60, Août 1994.
F. Charot. Architectures parallèles spécialisées pour l'image.Technique et Science Informatiques (TSI), 13(3):349-383, 1994.
F. Charot, P. Frison, É. Gautrin, D. Lavenier, P. Quinton, C. Wagner. From equations to hardware. Towards the systematic mapping of algorithms onto parallel architectures.International Journal of Pattern Recognition and Artificial Intelligence, 8(2):417-438, 1994.
Les documents contenus dans ces répertoires sont rendus disponibles par les
auteurs qui y ont contribué en vue d'assurer la diffusion à temps de travaux
savants et techniques sur une base non-commerciale. Les droits de copie et
autres droits sont gardés par les auteurs et par les détenteurs du copyright,
en dépit du fait qu'ils présentent ici leurs travaux sous forme électronique.
Les personnes copiant ces informations doivent adhérer aux termes et
contraintes couverts par le copyright de chaque auteur. Ces travaux ne peuvent
pas être rendus disponibles ailleurs sans la permission explicite du détenteur
du copyright.