Publications de Sanjay Rajopadhye
Articles de Journaux
  1. F. Quilleré, S. Rajopadhye, D. Wilde. Generation of Efficient Nested Loops from Polyhedra.  International Journal of Parallel Programming, 28( 5), Octobre 2000.
  2. R. Andonov, V. Poirriez, S. Rajopadhye. Efficient Dynamic Programming for the Unbounded Knapsack Problem.  European Journal of Operations Research, 123( 2):394-407, Juin 2000.
  3. F. Quilleré, S. Rajopadhye. Optimizing Memory Usage in the Polyhedral Model.  ACM Transactions on Programming Languages and Systems, 2000.
  4. R. Andonov, S. Rajopadhye. Knapsack on VLSI: from Algorithm to Optimal Circuit.  IEEE Transactions on Parallel and Distributed Systems, 8(6):545-561, Juin 1997.
  5. P. Lenders, S. Rajopadhye. Multirate VLSI Arrays and their Synthesis.  IEEE Transactions on Computers, 46(5):515-529, Mai 1997.
  6. D. Wilde, S. Rajopadhye. Memory Reuse Analysis in the Polyhedral Model.  Parallel Processing Letters, 1997.
  7. R. Andonov, S. Rajopadhye. Optimal Orthogonal Tiling of 2-D Iterations.  Journal of Parallel and Distributed Computing, 1997.
  8. P. Quinton, S. Rajopadhye, T. Risset. On Manipulating Z-polyhedra using a Canonical Representation.  Parallel Processing Letters, 1997.
  9. R. Andonov, P. Quinton, S. Rajopadhye, D. Wilde. A shift register based systolic array for the general knapsack problem.  Parallel Processing Letters, 1995.
Chapitres de livres
  1. D. Lavenier, P. Quinton, S. Rajopadhye. Advanced Systolic Design.  in Digital Signal Processing for Multimedia Systems, Chapitre 23, pages 657-692, Marcel Dekker, Signal Processing Series, 1999.
  2. T. Gautier, P. Le Guernic, P. Quinton, S. Rajopadhye, T. Risset, I. Smarandache. Projet Cairn : conception d'architectures à partir de Signal et Alpha.  in Collection Technique et scientifique des Télécommunications, Chapitre 5, Eyrolles, 1998.
  3. T. Gautier, P. Le Guernic, P. Quinton, S. Rajopadhye, T. Risset, I. Smarandache. Le projet Cairn : vers la conception d'architectures à partir de Signal et Alpha.  in Collection Technique et scientifique des Télécommunications, CNET, 1997.
Conférences Internationales
  1. S. Derrien, S. Sur Kolay, S. Rajopadhye. Optimal Partitioning for FPGA based Arrays Implementation.  IEEE Conference on Parallel Computing in Electrical Engineering, pages 155-159, Août 2000.
  2. R. Andonov, P-Y. Calland, S. Rajopadhye, N. Yanev. First Steps Towards Optimal Oblique Tile Sizing.  CPS 2000: Compilers for Parallel Computers, A. Darte, Y. Robert (eds.), pages 353-368, Aussois, France, Janvier 2000.
  3. S. Rajopadhye, T. Risset, C. Tadonki. The Algebraic Path Problem Revisited.  Fifth International Euro-Par Conference, pages 698-707, Toulouse, France, Août 1999.
  4. R. Andonov, S. Rajopadhye, N. Yanev. Optimal Orthogonal Tiling.  Fourth International Euro-Par Conference, D. Pritchard, J. Reeve (eds.), pages 480-490, Southampton, UK, Septembre 1998.
  5. S. Balev, P. Quinton, S. Rajopadhye, T. Risset. Linear Programming Models for Scheduling Systems of Affine Recurrence Equations: A Comparative Study.  SPPA-98: Tenth ACM Symposium on Parallel Algorithms and Architectures, pages 250-258, Puerto Vallarta, Mexique, Juin 1998.
  6. R. Andonov, H. Bourzoufi, S. Rajopadhye. Two-dimensional Orthogonal Tiling: from Theory to Practice.  International Conference on High Performance Computing, Décembre 1996.
  7. D. Wilde, S. Rajopadhye. Memory Reuse Analysis in the Polyhedral Model.  EUROPAR 96: Parallel Processing Conference, Springer Verlag, pages 389-397, Lyon, France, Août 1996.
  8. P. Le Moënner, L. Perraudeau, S. Rajopadhye, T. Risset, P. Quinton. Generating Regular Arithmetic Circuits with AlpHard.  Massively Parallel Computing Systems (MPCS'96), Ischia, Italie, Mai 1996.
  9. P. Quinton, S. Rajopadhye, T. Risset. Extension of the Alpha language to recurrences on sparse periodic domains.  Int. Conf. on Application Specific Array Processors, Chicago, 1996.
  10. P. Lenders, S. Rajopadhye. Synthesis of Multirate VLSI Arrays.  International Conference on Application Specific Array Processors - ASAP'95, IEEE Computer Society Press, pages 310-321, Strasbourg, Juillet 1995.
  11. A. Kerihuel, R. McConnell, S. Rajopadhye. VSDF: synchronous data flow for VLSI.  Proceedings of the 37th Midwest Symposium on Circuits and Systems, Lafayette, Louisiane, Août 1994. (abstract)
  12. R. Andonov, P. Quinton, S. Rajopadhye, D. Wilde. A shift register based implementation of the knapsack problem recurrences.  Parcella'94, Akademie Verlag, pages 207-214, 1994.
Workshops et Symposium
  1. S. Derrien, S. Rajopadhye. FCCMs and the Memory Wall.  IEEE Symposium on FPGAs for Custom Computing Machines, Avril 2000.
  2. F. Dupont de Dinechin, D. Wilde, S. Rajopadhye, R. Andonov. A Regular VLSI Array for an Irregular Algorithm.  International Workshop on Parallel Algorithms for Irregularly Structured Problems, Springer-Verlag Lecture Notes in Computer Science, Santa Barbara, Août 1996.
Conférences Nationales
  1. A. Kerihuel, R. McConnell, S. Rajopadhye. Des graphes de flots de données synchrones pour le VLSI.  Actes des 6èmes rencontres francophones du parallélisme, ENS Lyon, France, Juin 1994. (abstract)
Rapports de recherche
  1. R. Andonov, S. Balev, S. Rajopadhye, N. Yanev. Optimal Semi-oblique Tiling.  Rapport de Recherche Irisa, Novembre 2000.
  2. S. Sur Kolay, S. Rajopadhye, S. Derrien. Fine grain parallelism for regular arrays on FPGAs.  Rapport de Recherche Irisa, Novembre 2000.
  3. D. Cachera, P. Quinton, S. Rajopadhye, T. Risset. Proving Properties of Multidimensional Recurrences with Application to Regular Parallel Algorithms.  Rapport de Recherche Irisa, No1362, Novembre 2000. (postscript)
  4. M Manjunathaiah, S. Rajopadhye, T. Risset. Uniformization Tool for Systolic Array Designs.  Rapport de Recherche Irisa, No1350, 2000.
  5. F. Bardoult, P. Quinton, S. Rajopadhye, T. Risset. Synthesis of data-flow interfaces for regular parallel programs.  Rapport de Recherche Irisa, No1260, Septembre 1999.
  6. F. Dupont de Dinechin, P. Quinton, S. Rajopadhye, T. Risset. First Steps in Alpha.  Rapport de Recherche Irisa, No1244, 1999.
  7. P. Quinton, S. Rajopadhye, T. Risset. On Manipulating Z-polyhedra.  Rapport de Recherche IRISA, No1016, 1996.
  8. P. Quinton, S. Rajopadhye, T. Risset. Extension of the Alpha language to recurrences on sparse periodic domains.  Rapport de Recherche IRISA, No1017, 1996.
  9. R. Andonov, S. Rajopadhye. Optimal Tiling of Two-Dimensional Uniform Recurrences.  Rapport de Recherche Irisa, Octobre 1995.
  10. D. Wilde, S. Rajopadhye. The Power of Polyhedra.  Rapport de Recherche Oregon State University, No95-80-8, Août 1995.
  11. R. Andonov, S. Rajopadhye. Knapsack on VLSI.  Rapport de Recherche Oregon State University, No95-80-05, Avril 1995.
  12. A. Kerihuel, R. McConnell, S. Rajopadhye. VSDF: synchronous data flow for VLSI.  Rapport de Recherche Irisa, No843, Juin 1994. (abstract)
  13. P. Quinton, S. Rajopadhye, D. Wilde. Using static analysis to derive imperative code from Alpha.  Rapport de Recherche Irisa, No828, Mai 1994.
  14. R. Andonov, S. Rajopadhye. A sparse knapsack algo-tech-cut and its synthesis.  Rapport de Recherche Irisa, No801, Février 1994.
  15. R. Andonov, S. Rajopadhye. An optimal algo-tech-cut for the knapsack problem.  Rapport de Recherche Irisa, No791, Janvier 1994.
  16. R. Andonov, S. Rajopadhye. Optimal tilling.  Rapport de Recherche Irisa, No792, Janvier 1994.
  17. D. Wilde, S. Rajopadhye. An inductive constructive method for computation of the face lattice of a polyhedron.  Rapport de Recherche Irisa, No786, Décembre 1993.
Divers
  1. F. Charot, V. Messé, S. Rajopadhye. Sysil : du système au silicium.  Rapport Convention Serics 98.2.93.0331, Octobre 1999.
  2. P. Quinton, S. Rajopadhye. Why Systolic Arrays: the real answer.  Décembre 1996. (postscript)


Webmaster : cosi_webmaster@irisa.fr
Ces pages sont créées automatiquement par le
programme bib2html du projet Vista de l'IRISA-INRIA Rennes