Publications 1999
Thèses et HDR
  1. V. Messé. Production de compilateurs flexibles pour la conception de processeurs programmables spécialisés.  Thèse de l'Université de Rennes 1, Mars 1999.
Articles de journaux
  1. C. Bouville, R. Barzic, F. Charot, G. Le Fol, P. Lemonnier, C. Wagner. Towards Hardware Building Blocks for Software-Only Real Time Video Processing: the MOVIE Approach.  IEEE Transactions on Circuits and Systems for Video Technology, Septembre 1999.
  2. P. Quinton. Architectures spécialisées.  TSI, 1999.
Chapitres de livre
  1. D. Lavenier, P. Quinton, S. Rajopadhye. Advanced Systolic Design.  in Digital Signal Processing for Multimedia Systems, Chapitre 23, pages 657-692, Marcel Dekker, Signal Processing Series, 1999.
Conférences Internationales
  1. A. Mozipo, D. Massicote, P. Quinton, T. Risset. Automatic Synthesis of a Parallel Architecture for Kalman Filtering using MMAlpha.  1999 IEEE Canadian Conference on Electrical & Computer Engineering, Edmonton, Canada, Mai 1999.
  2. A. Mozipo, D. Massicote, P. Quinton, T. Risset. A Parallel Architecture for Adaptative Channel Equalization Based On Kalman Filter Using MMAlpha.  1999 IEEE Canadian Conference on Electrical & Computer Engineering, Calgary, Canada, Mai 1999.
  3. S. Rajopadhye, T. Risset, C. Tadonki. The Algebraic Path Problem Revisited.  Fifth International Euro-Par Conference, pages 698-707, Toulouse, France, Août 1999.
Workshops et Symposiums
  1. F. Charot, V. Messé. A Flexible Code Generation Framework for the Design of Application Specific Programmable Processor.  7th international workshop on Hardware/Software Codesign, pages 27-31, Rome, Mai 1999.
Conférences Nationales
  1. D Lavenier. Calcul, Architectures et Circuits Reconfigurables.  Colloque CAO de circuits intégrés et systèmes, Aix en Provence (Fuveau), Mai 1999.
  2. V. Messé, F. Charot. Définition interactive d'Asip.  5ème Symposium en architectures nouvelles de machines, Rennes, Juin 1999.
Rapports de recherche
  1. F. Bardoult, P. Quinton, S. Rajopadhye, T. Risset. Synthesis of data-flow interfaces for regular parallel programs.  Rapport de Recherche Irisa, No1260, Septembre 1999.
  2. F. Dupont de Dinechin, P. Quinton, S. Rajopadhye, T. Risset. First Steps in Alpha.  Rapport de Recherche Irisa, No1244, 1999.
  3. D. Lavenier, Y. Solihin, K. Cameron. Integer/Floating-point Reconfigurable ALU.  Rapport de Recherche Los Alamos National Laboratory, NoLA-UR99-5535, Novembre 1999.
  4. É. Mémin, T. Risse. Hardware driven considerations for energy based applications.  Rapport de Recherche Irisa, No1220, 1999.
  5. Y. Solihin, K. Cameron, Y. Luo, D. Lavenier, M. Gokhale. Boosting the Speed-up of Future Processor Architecture s by using Mutable Fuctional Units.  Rapport de Recherche Los Alamos National Laboratory, NoLA-UR99-6768, Décembre 1999.
Divers
  1. F. Charot, F. Djieya, C. Wagner. Rapport du lot 2 : spécification d'un contrôleur-espaceur \atm.  Convention Cnet 97 1B 546. Méthodes de spécification pour la conception d'architectures de contrôle de trafic en atm, Septembre 1999.
  2. F. Charot, V. Messé, S. Rajopadhye. Sysil : du système au silicium.  Rapport Convention Serics 98.2.93.0331, Octobre 1999.


Webmaster : cosi_webmaster@irisa.fr
Ces pages sont créées automatiquement par le
programme bib2html du projet Vista de l'IRISA-INRIA Rennes