Next:
List of Figures
Up:
Évolution des gammes de
Previous:
Évolution des gammes de
Contents
Contents
List of Figures
List of Tables
Introduction
Les microprocesseurs MIPS
Les processeurs MIPS R3000, R4000 et R8000
Jeu d'instructions
Le jeu d'instructions de base
Évolution du jeu d'instructions MIPS
Les pipelines
Pipeline entier
Pipeline flottant
Les unités arithmétiques
Unité arithmétique entière
Unité arithmétique flottante
Hiérarchie mémoire
Premier niveau de cache
Deuxième niveau de cache
Support des systèmes d'exploitation
Taille des pages
Espace virtuel
Cache de traduction d'adresses
Protection
Support multiprocesseur
Le développement de systèmes à base de processeurs MIPS
Processeurs dérivés du MIPS R3000
Le R3081
Configuration des caches.
Caractéristiques technologiques.
R3071 et R3071E
Le R3900
Caractéristiques technologiques.
Conditionnement commercial.
Divers
Processeurs dérivés du MIPS R4000
Le R4400
Le R4600
Le R4300 et le R4200
Présentation générale.
Technologie.
Divers
Perspectives
Le processeur MIPS R10000
Les microprocesseurs Alpha
L'architecture Alpha
Caractéristiques générales
Le jeu d'instructions
Les processeurs Alpha AXP
Les processeurs 21064 et 21064A
Émission et exécution des instructions
Émission des instructions.
Exécution des instructions.
Les exceptions et interruptions.
Les unités arithmétiques
L'unité arithmétique entière.
L'unité arithmétique flottante.
Hiérarchie mémoire
Support des systèmes d'exploitation
Taille des pages.
Espace virtuel.
Caches de traduction d'adresses.
Protection.
Support multiprocesseur
Les compteurs de performances
Caractéristiques technologiques
Les processeurs DEC 21066 et 21068
Différences avec le DEC 21064
Les bus.
Le contrôleur mémoire.
Le contrôleur d'entrées/sorties.
PLL -
Phase-Locked Loop
.
Caractéristiques technologiques.
Le processeur 21164
Les architectures POWER et PowerPC
L'architecture POWER
Le jeu d'instructions POWER
L'architecture POWER
Généralités
Les pipelines
Les unités arithmétiques
Unité arithmétique entière.
Unité arithmétique flottante.
Hiérarchie mémoire
Support des systèmes d'exploitation
Espace virtuel.
Mécanisme de traduction d'adresses.
Caches de traduction d'adresses.
Support multiprocesseur.
L'architecture PowerPC
Le jeu d'instructions PowerPC
Le PowerPC 601
Architecture générale
La file d'instructions.
Unité de branchement (BPU).
Unités d'exécution
Unité entière.
Unité flottante.
Hiérarchie mémoire
Support des systèmes d'exploitation
Caches de traduction d'adresses.
Sécurité.
Support multiprocesseur
Accès à la mémoire partagée.
Ordre des lectures/écritures.
Caractéristiques technologiques
Les processeurs PowerPC 603, 602 et 604
Le PowerPC 603
Le PowerPC 602
Le PowerPC 604
Les microcontrôleurs d'architecture PowerPC
Le PowerPC 620
Les microprocesseurs SPARC
La norme SPARC-V9
Le jeu d'instructions
Types de données
Modes d'adressage
Le jeu d'instructions
Les instructions d'accès à la mémoire.
Les instructions arithmétiques entières.
Les instructions arithmétiques flottantes.
Les instructions de transfert de contrôle.
Les instructions de déplacement conditionnel.
Caractéristiques de mises en oeuvre de l'architecture SPARC-V9
La configuration des registres entiers
L'adressage des registres flottants
La gestion des exceptions
Mécanismes de traduction d'adresses
Le Sun SPARC
Le SuperSPARC
Le
Le SuperSPARC 2
Registres et pipeline
Le MicroSPARC
L'HyperSPARC
L'UltraSPARC
Implémentation matérielle de l'UltraSPARC
L'unité entière.
L'unité flottante et graphique.
L'unité de lecture/écriture.
L'unité de gestion mémoire.
Tests et mise au point.
Les ajouts à la norme SPARC-V9
Le Sparc64
Description générale
Chargement et séquencement des instructions
Les unités d'exécution
L'unité de gestion de la mémoire
Des caractéristiques de fiabilité
Caractéristiques technologiques
Les microprocesseurs xxx86
L'architecture CISC d'INTEL
Caractéristiques de l'architecture Intel
Modes de fonctionnement
Organisation de la mémoire
La segmentation
La pagination
Les registres
Le jeu d'instructions CISC Intel
Types de données
Les modes d'adressage
Format des instructions
Les instructions
Les instructions de transfert de données.
Les instructions arithmétiques et logiques.
Les instructions de contrôle de flot.
Les opérations sur les chaînes de caractères.
Les instructions pour les langages structurés.
Les instructions flottantes.
Conclusion.
Le processeur Pentium
Types d'exécution.
Le pipeline.
La hiérarchie mémoire.
Le cache secondaire.
Les compatibles Pentium
Le compatible Pentium de Cyrix : le M1
Le renommage de registres.
Le pipeline.
Bypass de la mémoire.
Hiérarchie mémoire.
Technologie.
Le compatible Pentium d'AMD : le K5
Les ROPs.
Le pipeline.
Prédiction de branchement et hiérarchie mémoire.
Technologie.
Le processeur Intel P6
Une approche ROP.
Le pipeline.
Un pipeline très long.
Hiérarchie mémoire.
Technologie.
Remerciements
References
Glossaire